本文へスキップ

技術士試験(情報工学部門)・情報技術者試験。ファーストマクロ。


Since 2016.4.19

令和4年度 秋期 高度情報技術者試験問題と解説

問4

L1、L2と2段のキャッシュをもつプロセッサにおいて、あるプログラムを実行したとき、L1キャッシュのヒット率が0.95、L2キャッシュのヒット率が0.6であった。このキャッシュシステムのヒット率は幾らか。ここでL1キャッシュにあるデータは全てL2キャッシュにもあるものとする。

ア 0.57  イ 0.6  ウ 0.95  エ 0.98


正解


解説

L1キャッシュでヒットする確率は 0.95
L2キャッシュでヒットする確率は
(1 − 0.95) × 0.6 = 0.05 × 0.6 = 0.03

したがって、このキャッシュシステムのヒット率は
0.950.030.98 である。

問3 目次 問5